Università degli Studi di Roma "La Sapienza" - Corso di Laurea in Ingegneria Informatica
a.a. 2001-2002

Calcolatori Elettronici II (A-L)
Sessione estiva - Appello del 9 luglio 2002

 

Prima prova (15 punti)

Un'interfaccia IFRANGE è connessa a un bus esterno EXTDATA0-15 su cui transitano dati numerici paralleli sincronizzati a un clock esterno EXTCLK. IFRANGE riceve dalla CPU PD32 due valori numerici Vmin e Vmax, quindi avvia l'acquisizione di una sequenza di 1024 dati EXTDATA, determina il numero N di valori della sequenza compresi nell'intervallo [Vmin, Vmax], e trasmette tale risultato alla CPU. Quest'ultima confronta il valore ricevuto di N con un valore di soglia N0 e:

dopo di che riavvia il processo.

Progettare l'interfaccia IFRANGE e codificare il relativo software di pilotaggio.

 

Seconda prova

  1. (5 punti) Descrivere la struttura e il funzionamento di una cache set-associativa a 4 vie, con lunghezza di blocco da 16 byte.
  2. (5 punti) Descrivere l'implementazione pipeline dell'istruzione Jump And Link (JAL) nella CPU MIPS, individuando gli eventuali conflitti e discutendone le relative soluzioni.
  3. (5 punti) Enunciare la legge di Amdahl, discutere le sue implicazioni e descriverne un esempio di applicazione.

Last update 2005-04-15 14:24